zurück zum Artikel

IDF: Coprozessoren für Xeon-Server

| Christof Windeck

Spezielle FPGA-Chips aus der Virtex-5-Familie von Xilinx kommunizieren per FSB800 direkt mit Xeon-Servern.

Auf dem Intel-Entwicklerforum IDF zeigt Xilinx [1] das Steckmodul ACP M1 für die Sockel-604-Prozessorfassungen aktueller 4-Wege-Xeon-Server, das mit einem programmierbaren Logikchip aus der Virtex-5 [2]-Baureihe bestückt ist. Diese spezielle Virtex-5-Variante kommuniziert direkt über Intels FSB [3]800-Frontsidebus mit dem Chipsatz [4] des Servers, also mit dem Hauptspeicher, den anderen Prozessoren und den Ein-/Ausgabeeinheiten. Damit hat Intel erstmals den FSB für andere Chiphersteller geöffnet.

Xilinx zeigt auf dem IDF aber auch andere Varianten aus seiner Accelerated Computing Platform (ACP) mit PCI-Express [5]-Schnittstelle, nämlich M505 (PCIe x1) und ML555 (PCIe x8). Später will Xilink auch Geneseo [6]-kompatible FPGAs anbieten. Das ACP M1 soll dank FSB800 aber die hohe Datentransferrate von 6,4 GByte/s erreichen und ist laut Xilink "das zurzeit schnellste Applikationsbeschleunigermodul auf FPGA-Basis". Ein XC5VLX110T läuft mit bis zu 550 MHz und enthält unter anderem DSP-Slices sowie RocketIO-Transceiver, Ethernet-MACs und einen PCIe-Endpoint-Block.

Über FSB1066-Coprozessoren für die pinlose LGA771-Steckfassung, die ab dem dritten Quartal auch bei den kommenden MP-Xeons (Tigerton [7]) mit Core-Mikroarchitektur zum Einsatz kommen soll, sagte Xilink noch nichts.

Die alte Idee, Coprozessoren als Applikationsbeschleuniger mit Standard-(x86 [8]-)Prozessoren zu kombinieren, liegt seit einiger Zeit wieder im Trend [9]. Während AMD im Rahmen von Torrenza die standardisierte HyperTransport [10]-Technik in ihrer Cache [11]-kohärenten Version cHT [12] bevorzugt, will Intel PCIe weiterentwickeln (Geneseo). Bis es so weit ist – oder auch alternativ dazu – kommt nun der FSB zum Einsatz. Steckbare Coprozessoren für Sockel-940-Opteron-Mainboards (also mit cHT-Interface) gibt es bereits als XD1000 von XtremeData [13] auf Basis einen Stratix-II-FPGA vom Xilinx-Konkurrenten Altera [14].

Zum IDF in Peking siehe auch:

(ciw [19])


URL dieses Artikels:
https://www.heise.de/-168087

Links in diesem Artikel:
[1] http://www.xilinx.com/
[2] http://www.xilinx.com/products/silicon_solutions/fpgas/virtex/virtex5/index.htm
[3] http://www.heise.de/glossar/entry/Frontsidebus-395514.html
[4] http://www.heise.de/glossar/entry/Chipsatz-399501.html
[5] http://www.heise.de/glossar/entry/PCI-Express-395644.html
[6] https://www.heise.de/news/IDF-Intel-stellt-China-und-Mobilrechner-in-den-Vordergrund-167650.html
[7] https://www.heise.de/news/Intel-protzt-mit-16-Core-Server-174532.html
[8] http://www.heise.de/glossar/entry/x86-399507.html
[9] https://www.heise.de/news/Coprozessor-Karten-Preise-sinken-Angebot-waechst-136014.html
[10] http://www.heise.de/glossar/entry/HyperTransport-395764.html
[11] http://www.heise.de/glossar/entry/Cache-395216.html
[12] https://www.heise.de/news/SC06-AMD-ATI-Grafikchips-als-Stream-Processors-117601.html
[13] http://www.xtremedatainc.com/xd1000_brief.html
[14] http://www.altera.com/
[15] https://www.heise.de/news/IDF-Intel-kuert-Gewinner-des-PC-Design-Wettbewerbs-168018.html
[16] https://www.heise.de/news/IDF-3-33-GHz-Vierkern-mit-45-Nanometer-Strukturen-167938.html
[17] https://www.heise.de/news/IDF-Dynamisches-uebertakten-und-Wimax-167671.html
[18] https://www.heise.de/news/IDF-Intel-stellt-China-und-Mobilrechner-in-den-Vordergrund-167650.html
[19] mailto:ciw@ct.de