Artikel-Archiv c't 5/2006, Seite 232

  • Thumbnail, c't 5/2006, Seite 232

    Rechnen in Zeit und Raum

    Compilertechnologie für rekonfigurierbare parallele Hardware

    Die Zeichen der Zeit sind klar: Der Trend geht zu Multiprozessorarchitekturen, und so stehen landauf, landab Multicore-Prozessoren mit CMP-Architektur (Chip-integrated Multiprocessing) im Fokus. Einen anderen Weg gehen Architekturen mit großen Arrays von Recheneinheiten wie der Numbercruncher-Chip CSX600 von ClearSpeed oder die eXtreme Processing Platform (XPP) der Firma PACT [1]. Solche Spezialisten können ein Vielfaches an Rechenperformance bieten ? wenn man sie richtig programmieren kann.

    BibTeX anzeigen