Kif Kroker schrieb am 6. März 2001 13:01:
> > Klar gibt es auch diese programmierbaren Logikbausteine von
>Â Xilinx
>Â >Â und
> > Co mit mehreren 100 Millionen Transistoren, aber bei welchen
>Â
> 128mbit dram -> über 150 millionen Transistoren.
>Â
> > Taktfrequenzen? 200 Mhz erreichen die wahrscheinlich nicht, und
>Â >Â erst
>Â
> Virtex II: ca 400-500MHz toggle, 200MHz single cycle multiplier
>Â usw.
> Die Zeit ist nicht stehen geblieben :)
>Â
> > recht keine 1.5 GHz.
>Â
> Ja, das wird mit statischer Logik (FPGA) wohl recht schwierig.
Auch bei DRAMs, sei es nun DDR mit 266 MHz, oder RAMBUS bei 800 MHz, so
eine DRAM-Zelle ist viel einfacher aufgebaut als ein Prozessor oder
Grafikchip. Ein bischen Adressdecoderlogik und jede Menge
Speichertransistoren in einer recht einfach gehaltenen Martrix, das
lässt sich im Vergleich zu einem Prozessor oder einem Grafikchip recht
leicht optimieren.
> > Klar gibt es auch diese programmierbaren Logikbausteine von
>Â Xilinx
>Â >Â und
> > Co mit mehreren 100 Millionen Transistoren, aber bei welchen
>Â
> 128mbit dram -> über 150 millionen Transistoren.
>Â
> > Taktfrequenzen? 200 Mhz erreichen die wahrscheinlich nicht, und
>Â >Â erst
>Â
> Virtex II: ca 400-500MHz toggle, 200MHz single cycle multiplier
>Â usw.
> Die Zeit ist nicht stehen geblieben :)
>Â
> > recht keine 1.5 GHz.
>Â
> Ja, das wird mit statischer Logik (FPGA) wohl recht schwierig.
Auch bei DRAMs, sei es nun DDR mit 266 MHz, oder RAMBUS bei 800 MHz, so
eine DRAM-Zelle ist viel einfacher aufgebaut als ein Prozessor oder
Grafikchip. Ein bischen Adressdecoderlogik und jede Menge
Speichertransistoren in einer recht einfach gehaltenen Martrix, das
lässt sich im Vergleich zu einem Prozessor oder einem Grafikchip recht
leicht optimieren.