zurück zum Artikel

HyperTransport jetzt mit Switches, 64-Bit-Adressen und mehr

Andreas Stiller

Mit der jetzt als final veröffentlichten Spezifikation 1.05 hat das HyperTransport-Konsortium den von AMD kreierten, offenen I/O-Standard um vier wichtige Features erweitert.

Mit der jetzt als final veröffentlichten Spezifikation 1.05 hat das HyperTransport-Konsortium [1] den von AMD kreierten, offenen I/O-Standard [2] durch vier wichtige Features ergÀnzt: Switches, PCI-X 2.0-Erweiterungen, mehr gleichzeitige Transaktionen und 64-Bit-Adressen.

Mit den Switches kann der bisher als Punkt-zu-Punkt-Verbindung arbeitende HyperTransport auf (virtuell) beliebig viele angeschlossene GerĂ€te ausgedehnt werden, wobei lokale Verbindungen dabei eine sehr niedrige Latenzzeit aufweisen sollen. Auch PCI-X-2.0-GerĂ€te lassen sich jetzt ĂŒber den Switch ankoppeln. Dazu wurde das Fehlerprotokoll erweitert, grĂ¶ĂŸere Konfigurations-Botschaften (bis 4 KByte) fĂŒr PCI-X-2.0 sowie eine 128 Byte Burst Message hinzugefĂŒgt. Der in gewissem Umfang mit HyperTransport konkurrierende aber noch nicht fertiggestellte PCI-Express [3] wurde schon vorab um eine Advanced Switching-FĂ€higkeit [4] erweitert.

Die mögliche Zahl gleichzeitig anstehender Transaktionen betrĂ€gt bei HyperTransport jetzt 128 statt wie bislang nur 32. Außerdem wurde der Adressraum von bisher 40 Bit (1 Terabyte) auf volle 64 Bit (16 Exabyte) erweitert. AMDs kommende Opteron-Prozessoren dĂŒrften mit 1 TeraByte Gesamtspeicher zwar noch ganz gut auskommen, aber bevor die nĂ€chste Hammer-Generation fertig wird, war die I/O-Erweiterung auf 64 Bit wohl fĂ€llig. (as [5])


URL dieses Artikels:
https://www.heise.de/-73429

Links in diesem Artikel:
[1] http://www.hypertransport.org/
[2] https://www.heise.de/news/AMDs-I-O-Technik-LDT-heisst-jetzt-HyperTransport-36825.html
[3] https://www.heise.de/news/Neue-PCI-Spezifikationen-veroeffentlicht-65880.html
[4] https://www.heise.de/news/PCI-Express-Advanced-Switching-fuer-Telekommunikations-Server-71015.html
[5] mailto:as@ct.de