zurück zum Artikel

Chipfertigung auf 450-mm-Wafern ab 2012

Benjamin Benz

Intel, Samsung und TSMC wollen ab 2012 Halbleiter auf Siliziumscheiben mit 45 cm Durchmesser fertigen.

Die drei Halbleiterfirmen Intel [1], Samsung [2] und TSMC [3] wollen zeitgleich – im Jahr 2012 – ihre Fabriken auf 450-mm-Wafer umstellen. Ganz überraschend kommt die Ankündigung des gemeinsamen Termins nicht: Schon Ende 2006 hatte das Industriegremium International Technology Roadmap for Semiconductors (ITRS [4]), das sich mit der Koordination der Halbleiterentwicklung befasst, auf einer Tagung die Probleme des Termins 2012 diskutiert [5]. Diesen nennt ITRS bereits in jeder Executive Summary [6] seit 2005.

Der Executicy Summary der ITRS soll den beteiligten Firmen (Chip-Hersteller [7], Wafer-Produzenten [8], Anlagenbauer [9], Fabrikausrüster [10], Lieferanten von Fotolacken und Masken [11], Programmierern von Chip-Design-Software [12]) die Koordination ihrer Arbeiten erleichtern. Schon Ende 2006 war klar, dass man mit 2012 ein Jahr hinter dem Erfahrungswert für die Einführung größerer Wafer liegen würde.

Historisch stand ein solcher Schritt alle 9 bis 11 Jahre an. Etwa seit der Jahrtausendwende [13] sind Anlagen zur Verarbeitung von 300-Millimeter-Wafer [14]n entstanden, auf denen viele der heute meistverkauften Chips wie Mikroprozessoren, DRAM [15]- und Flash [16]-Speicherchips entstehen. Viele Fab [17]s verarbeiten aber heute auch noch Siliziumscheiben mit 200 Millimetern Durchmesser und darunter.

Von einem gemeinsamen Zeitplan erhoffen sich die Firmen niedrigere Kosten und bessere Verfügbarkeit von Maschinen und anderer Infrastruktur. Um eben diese bemüht sich auch das Konsortium Sematech [18], das neben 450-mm-Prozessen auch an Lithografie-Verfahren [19] forscht. Sematech gehört übrigens auch AMD [20] an, für die wiederum TSMC Grafikchips herstellt. (bbe [21])


URL dieses Artikels:
https://www.heise.de/-205360

Links in diesem Artikel:
[1] http://www.intel.com
[2] http://www.samsung.com
[3] http://www.tsmc.com
[4] http://www.itrs.net/
[5] https://www.heise.de/news/450-Millimeter-Wafer-kommen-wohl-fruehestens-2012-124176.html
[6] http://www.itrs.net/Links/2007ITRS/ExecSum2007.pdf
[7] https://www.heise.de/news/AMD-erstmals-unter-den-10-weltweit-groessten-Chip-Herstellern-123661.html
[8] https://www.heise.de/news/Shin-Etsu-will-1-Million-Silizium-Wafer-pro-Monat-fertigen-164621.html
[9] https://www.heise.de/news/Maschinen-fuer-Halbleiter-Lithografie-bei-40-nm-Strukturen-140847.html
[10] https://www.heise.de/news/M-W-Zander-peilt-kraeftiges-Wachstum-an-134231.html
[11] https://www.heise.de/news/Photomasken-Spezialist-Toppan-uebernimmt-US-Konkurrenten-DuPont-106923.html
[12] https://www.heise.de/news/Verein-fuer-automatisiertes-Chip-Design-gegruendet-53627.html
[13] https://www.heise.de/news/Siemens-und-Motorola-fabrizieren-Riesen-Wafer-14580.html
[14] http://www.heise.de/glossar/entry/Wafer-395564.html
[15] http://www.heise.de/glossar/entry/Dynamic-Random-Access-Memory-395584.html
[16] http://www.heise.de/glossar/entry/Flash-Speicher-397321.html
[17] http://www.heise.de/glossar/entry/Fabrication-plant-395566.html
[18] http://www.sematech.org/
[19] https://www.heise.de/news/Sematech-nimmt-Forschungszentrum-fuer-EUV-Lithografie-Lacke-in-Betrieb-170143.html
[20] http://www.amd.com
[21] mailto:bbe@ct.de