zurück zum Artikel

Microprocessor Forum: IBMs Power4 lÀuft Itanium den Rang ab

Andreas Stiller

Der Power4-Prozessor von IBM wird als der stÀrkste Konkurrent von Intels Itanium im Highest-End-Server-Bereich gehandelt.

Der bereits auf der Hot Chips Conference kurz umrissene Power4-Prozessor wurde auf dem Microprocessor Forum genauer spezifiziert und wird nun allgemein als der stÀrkste Konkurrent von Intels Itanium [1] im Highest-End-Server-Bereich gehandelt.

Mit seinen 170 Millionen Transistoren bietet der grĂ¶ĂŸte aller bisher gefertigten Chips nicht nur zwei eigenstĂ€ndige Cores, sondern enorme Bandbreiten sowohl zwischen den einzelnen Cores als auch nach außen. Gut die HĂ€lfte der Transistoren benötigt der integrierte gemeinsame L2-Cache, was auf eine L2-GrĂ¶ĂŸe von 2 MByte schließen lĂ€ĂŸt. Die beiden Cores von etwa Power3-Format sollen mit mehr als 1 GHz arbeiten. Um das Maß so richtig voll zu machen, packt IBM gleich vier solcher Power4-Chips, mithin 8 Prozessoren, auf ein Multi-Chip-Modul (MCM) zusammen. Das weist dann mehr als 5500 Pins auf, denn jeder Chip hat seinen eigenen Bus zum L3-Cache.

Der Bus lĂ€uft mit der halben Taktrate, also mit mehr als 500 MHz. Zwischen den Chips erreicht das Power4-MCM eine Bandbreite von 35 GB/s und zum L3-Cache 40 GB/s. Genaue Termine fĂŒr die MarkteinfĂŒhrung wollte IBM noch nicht nennen, die ersten Prototypen des im 0,18-”m-IBM8S2-Prozess (mit Kupfer und SOI) hergestellten Chips werden aber bereits im nĂ€chsten Jahr erwartet. (Andreas Stiller [2]) (cp [3])


URL dieses Artikels:
https://www.heise.de/-19420

Links in diesem Artikel:
[1] https://www.heise.de/news/Microprocessor-Forum-Details-zur-Merced-Architektur-19391.html
[2] mailto:as@ct.heise.de
[3] mailto:cp@ct.de