zurück zum Artikel

Server-Prozessor Xeon jetzt mit 2 MByte L2-Cache

Christof Windeck

Wie erwartet hat Intel nun Xeon-Prozessoren für Dual-Systeme mit einem auf 2 MByte verdoppelten L2-Cache vorgestellt.

Wie erwartet hat Intel nun Xeon-Prozessoren für Dual-Systeme mit einem auf 2 MByte verdoppelten L2-Cache vorgestellt. Im Vergleich zu ihren Vorgängern (Nocona) mit 1 MByte L2-Cache sollen diese Irwindale-Xeons bei gleicher Taktfrequenz bis zu 18 Prozent mehr Durchsatz bringen (Rate-Messung im SPEC CINT2000).

Den Xeon DP [1] mit 2 MByte L2-Cache gibt es mit 3, 3,2, 3,4 und 3,6 GHz zu 1000-Stück-OEM-Preisen zwischen 316 und 851 US-Dollar. Gleichzeitig präsentiert Intel einen neuen I/O-Prozessor [2] mit XScale-/ARM-Kern namens IOP333, der auch RAID 6 beherrschen soll -- gemeinsam mit dem Server-Chipsatz Lindenhurst (E7520) hatte Intel im vergangenen Sommer [3] den IOP332 (Dobson) eingeführt, der eine integrierte PCI-Express-PCI-X-Bridge enthält und beispielsweise zusammen mit Ultra320-SCSI-Controllern (von LSI Logic) als RAID-Hostadapter auf dem Mainboard SE7520AF2 [4] sitzt.

Im Zuge der "Plattformierung [5]" hebt Intel nun bei jeder Produkt-Neuvorstellung auch Zubehörteile hervor, was in der richtigen Kombination Vorteile "jenseits der Gigahertz" (Beyond Gigahertz [6]) bringen soll. Diese Strategie der vielen "T"s hat der Chip-Weltmarktführer schon vor eineinhalb Jahren eingeläutet [7]. Im Falle der Dual-Processing- (DP-)Xeons gehören dazu Funktionen wie Demand-based Switching (DBS, wie Enhanced Intel SpeedStep Technology -- EIST -- ein Verfahren zur Minderung der Leistungsaufnahme unbelasteter Prozessoren) und Chipsatz-Eigenschaften wie DIMM Sparing (ein Reserve-Speichermodul), Memory Mirroring oder Unterstützung für PCI Express sowie DDR2-RAM.

Die Fülle der Plattform-Vorteile soll unter anderem ausgleichen, dass beispielsweise beim Gleitkomma-Durchsatz nach SPEC CFP2000 (Rate_base) ein Dual-Xeon-3,6-GHz-System [8] (mit jeweils 1 MByte L2-Cache) einem Opteron-250-Tandem [9] um fast 32 Prozent hinterherhinkt -- ein Nachteil, den wohl auch ein doppelt so großer L2-Cache nicht ausgleichen kann, vor allem seit AMD heute den Opteron 252 [10] vorgestellt hat [11]. Damit wird der Opteron wohl im HPC-Cluster-Bereich und bei Workstations weiter vor dem Xeon liegen.

Bei den für Server wichtigeren Integer-Rechenleistungen liegen Xeons [12] und Opterons [13] allerdings näher beisammen, hier sind Benchmarks wie der SAP SD [14] oder der TPC-C [15] eine wichtige Entscheidungshilfe. Zunehmend kommen für typische Aufgaben von Dual-CPU-Servern Geräte in Blade-Bauweise [16] zum Einsatz.

Anlässlich der Präsentation des neuen Xeon DP verweist Intel nochmals auf einige bereits avisierte Produktvorstellungen [17], nämlich die neuen MP-Xeons mit 1 MByte L2-Cache (Cranford) und bis zu 8 MByte L3-Cache (Potomac) samt dem passenden Chipsatz E8500 (Twin Castle) für DDR2-400-Speicher und mit zwei FSB667-Schnittstellen. Auch diese Xeons für Multiprozessormaschinen [18] sollen DBS unterstützen, Intel will sie innerhalb der nächsten 90 Tage offiziell einführen.

"Später im Jahr" will Intel auch "tausende von Pilot-Systemen mit Dualcore-Xeons" an Kunden und Software-Entwickler für Tests ausliefern -- diese Xeons sollen beispielsweise auf der E8500-Plattform laufen. Ob das bedeutet, dass Dualcore-Xeons in diesem Jahr nicht mehr als Serienprodukt im Handel auftauchen werden, lässt Intel offen. AMD will Mitte des Jahres erste Dualcore-Opterons zeigen.

Außerdem seien "demnächst" die 6xx-Versionen [19] des Pentium 4 eingeplant, den Doppelkern-Pentium-4 "Smithfield" samt passender Chipsätze hatte Intel ohnehin bereits angekündigt [20]. (ciw [21])


URL dieses Artikels:
https://www.heise.de/-134826

Links in diesem Artikel:
[1] http://developer.intel.com/design/xeon800/index.htm
[2] http://developer.intel.com/design/iio/
[3] https://www.heise.de/news/Intels-neue-Generation-von-Server-Chipsaetzen-101291.html
[4] http://developer.intel.com/design/servers/boards/se7520af2/
[5] https://www.heise.de/news/IDF-Mit-Plattformierung-zurueck-zu-alter-Staerke-104003.html
[6] http://developer.intel.com/update/contents/it12041.htm
[7] https://www.heise.de/news/IDF-Neuer-Schwung-mit-vielen-T-s-85429.html
[8] http://www.spec.org/cpu2000/results/res2004q4/cpu2000-20041004-03430.html
[9] http://www.spec.org/cpu2000/results/res2004q4/cpu2000-20041025-03453.html
[10] http://www.spec.org/cpu2000/results/res2005q1/cpu2000-20050124-03750.html
[11] https://www.heise.de/news/AMD-kuendigt-2-6-GHz-Opterons-mit-90-nm-Technik-an-134657.html
[12] http://www.spec.org/cpu2000/results/res2004q4/cpu2000-20041004-03433.html
[13] http://www.spec.org/cpu2000/results/res2005q1/cpu2000-20050124-03752.html
[14] http://www50.sap.com/benchmark/
[15] http://www.tpc.org/tpcc/
[16] https://www.heise.de/news/AMD-und-Intel-im-Serverfieber-134467.html
[17] https://www.heise.de/news/Xeon-Mit-8-MByte-L3-Cache-gegen-Opteron-134118.html
[18] http://developer.intel.com/design/xeon/xeonmp/prodbref/
[19] https://www.heise.de/news/Neue-Intel-CPUs-und-Chipsaetze-in-den-Startloechern-124881.html
[20] https://www.heise.de/news/Nun-offiziell-Intel-Dual-Core-fuer-Desktops-im-zweiten-Quartal-132943.html
[21] mailto:ciw@ct.de