zurück zum Artikel

Infineon kündigt erste 65-Nanometer-Logikbausteine an

Christof Windeck

Die Entwicklungskooperation zwischen IBM, Chartered, Infineon und Samsung trägt Früchte: Bis Ende März sollen die ersten Muster von 65-nm-Chips produziert sein.

Die Entwicklungskooperation zwischen IBM, Chartered, Infineon [1] und Samsung (ICIS) trägt Früchte: Bis Ende März sollen die ersten Muster von 65-nm-Chips produziert sein. Im vierten Quartal 2006 soll die Serienproduktion anlaufen. Laut Infineon hat die erfolgreiche Produktion erster Test-Chips gezeigt, dass die im Rahmen der 65 [2]- und mittlerweile auch 45-Nanometer-Allianz [3] gemeinsam entwickelte 65-Nanometer-Fertigungstechnik funktioniert. Wie bei solchen Allianzen üblich, implementieren die Partner einen gleichartigen Fertigungsprozess in ihren jeweiligen Werken. Sie können dann eigene Produkte je nach Bedarf auch bei den Partnern herstellen lassen.

Auch die aktuellen 65-nm-Testchips von Infineon, darunter ein ARM-v9-Kern, SRAM [4]-, ROM [5]-, HF- und Mixed-Signal-Schaltungen, sind bei Chartered in Singapur [6] und bei IBM in East Fishkill [7]/NY entstanden. Der Auftragsfertiger Chartered kooperiert außer mit IBM, Infineon und Samsung etwa auch mit Lucent Technologies [8] und soll im laufenden Jahr auch AMD64-Prozessoren an AMD zuliefern. Dabei geht es allerdings nicht um eine Produktionsverlagerung [9], sondern um die Schaffung zusätzlicher Kapazitäten.

AMD selbst will im laufenden Jahr mit der 65-nm-Produktion in der Dresdner Fab 36 beginnen, auch Fujitsu hat 65-nm-Pläne [10] verkündet, ebenso wie TSMC [11], NEC [12] oder die Crolles2-Partner [13] ST [14], Philips und Freescale [15].

DRAM [16]-Chips will Infineon zusammen mit Nanya/Inotera ab 2008 [17] mit 60-nm-Strukturen fertigen. Die Produktionsprozesse von DRAM- und Logikbausteinen unterscheiden sich deutlich [18]. (ciw [19])


URL dieses Artikels:
https://www.heise.de/-171188

Links in diesem Artikel:
[1] http://www.infineon.com/
[2] https://www.heise.de/news/IBM-Infineon-und-Chartered-entwickeln-65-Nanometer-Technik-83421.html
[3] https://www.heise.de/news/IBM-und-Chartered-entwickeln-gemeinsam-45-Nanometer-Technik-129430.html
[4] http://www.heise.de/glossar/entry/Static-Random-Access-Memory-395676.html
[5] http://www.heise.de/glossar/entry/Read-Only-Memory-399471.html
[6] https://www.heise.de/news/AMD-will-AMD64-Prozessoren-auch-in-Singapur-fertigen-lassen-114053.html
[7] https://www.heise.de/news/IBM-eroeffnet-neues-300-mm-Chipwerk-66983.html
[8] https://www.heise.de/news/Chip-Auftragsfertiger-Chartered-hofft-auf-300-mm-Wafer-117467.html
[9] https://www.heise.de/news/Bundesregierung-genehmigt-AMD-Antrag-zu-Technik-Export-aus-Dresden-114777.html
[10] https://www.heise.de/news/65-Nanometer-Chipfertigung-soll-bei-Fujitsu-2006-anlaufen-131876.html
[11] https://www.heise.de/news/Chip-Foundry-betont-Stromspar-Funktionen-beim-65-Nanometer-Prozess-108945.html
[12] https://www.heise.de/news/NEC-Electronics-will-ab-2007-55-Nanometer-Halbleiter-in-Serie-fertigen-156099.html
[13] https://www.heise.de/news/Gemeinsame-Entwicklungsplattform-fuer-90-nm-Chips-58262.html
[14] http://www.st.com/stonline/prodpres/dedicate/soc/process/65plat.htm
[15] http://www.freescale.com/webapp/sps/site/overview.jsp?nodeId=0ST28740691
[16] http://www.heise.de/glossar/entry/Dynamic-Random-Access-Memory-395584.html
[17] https://www.heise.de/news/Infineon-und-Nanya-erweitern-ihre-Entwicklungskooperation-133785.html
[18] https://www.heise.de/news/Intel-gruendet-mit-Micron-eine-neue-NAND-Flash-Firma-150583.html
[19] mailto:ciw@ct.de